前言:在一個電路系統(tǒng)中,時鐘是必不可少的一部分。時鐘電路相當(dāng)關(guān)鍵,在電路中的作用猶 如人的心臟的作用,如果電路系統(tǒng)的時鐘出錯了,系統(tǒng)就會發(fā)生紊亂,因此在PCB 中設(shè)計一個好的時鐘電路是非常必要的。 我們常用的時鐘電路有:晶體、晶振、時鐘分配器。有些IC 用的時鐘可能是由主芯片產(chǎn)生的,但追根溯源,還是由上述三者之一產(chǎn)生的。接下來結(jié)合具體實例,說明時鐘電路布局、布線的原則和注意事項。 PCB 中常用的晶體封裝有:2 管腳的插件封裝和SMD 封裝、4 管腳的SMD 封裝,常見封裝如下圖: 盡管晶體有不同的規(guī)格,但它們的基本電路設(shè)計是一致的,因此PCB 的布局、布線規(guī)則也是通用的?;镜碾娐吩O(shè)計如下圖: 從電路原理圖中可以看出,電路由晶體+2 個電容組成,這兩個電容分別為增益電容和相位電容。 晶體電路布局時,兩個電容靠近晶體放置,布局效果圖如下: 布線時,晶體的一對線要走成類差分的形式,線盡量短、且要加粗并進行包地處理,效果如下圖: 上述的是最基本和最常見的晶體電路設(shè)計,也有一些變形設(shè)計,如加串阻、測試點等,如下圖,設(shè)計思路還是一致的: 結(jié)合上述,布局應(yīng)注意: 1. 和IC 布在同一層面,這樣可以少打孔; 2. 布局要緊湊,電容位于晶體和IC 之間,且靠近晶體放置,使時鐘線到IC 盡量短; 3. 對于有測試點的情況,盡量避免stub 或者是使stub 盡量短; 4. 附近不要擺放大功率器件、如電源芯片、MOS 管、電感等發(fā)熱量大的器件; 布線應(yīng)注意: 1. 和IC 同層布局,同層走線,盡量少打孔,如果打孔,需要在附近加回流地孔; 2. 類差分走線; 3. 走線要加粗,通常8~12mil;由于晶體時鐘波形為正弦波,所以此處按模擬設(shè)計思路處理; 4. 信號線包地處理,且包地線或者銅皮要打屏蔽地孔; 5. 晶體電路模塊區(qū)域相當(dāng)于模擬區(qū)域,盡量不要有其他信號穿過 |
|
來自: menghunabc > 《通信類》