一、選擇題(每小題2分,共30分) 1 馮·諾依曼機(jī)工作的基本方式的特點(diǎn)是( B )。 A 多指令流單數(shù)據(jù)流 B 按地址訪問(wèn)并順序執(zhí)行指令 C 堆棧操作 D 存貯器按內(nèi)容選擇地址 2 在機(jī)器數(shù)( B )中,零的表示形式是唯一的。 A 原碼 B 補(bǔ)碼 C 移碼 D 反碼 3 在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過(guò)( D )來(lái)實(shí)現(xiàn)。 A 原碼運(yùn)算的二進(jìn)制減法器 B 補(bǔ)碼運(yùn)算的二進(jìn)制減法器 C 原碼運(yùn)算的十進(jìn)制加法器 D 補(bǔ)碼運(yùn)算的二進(jìn)制加法器 4 某計(jì)算機(jī)字長(zhǎng)32位,其存儲(chǔ)容量為256MB,若按單字編址,它的尋址范圍是( D )。 A 0—64MB B 0—32MB C 0—32M D 0—64M 5 主存貯器和CPU之間增加cache的目的是( A )。 A 解決CPU和主存之間的速度匹配問(wèn)題 B 擴(kuò)大主存貯器容量 C 擴(kuò)大CPU中通用寄存器的數(shù)量 D 既擴(kuò)大主存貯器容量,又?jǐn)U大CPU中通用寄存器的數(shù)量 6 單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)常需采用( C )。 A 堆棧尋址方式 B 立即尋址方式 C 隱含尋址方式 D 間接尋址方式 7 同步控制是( C )。 A 只適用于CPU控制的方式 B 只適用于外圍設(shè)備控制的方式 C 由統(tǒng)一時(shí)序信號(hào)控制的方式 D 所有指令執(zhí)行時(shí)間都相同的方式 8 描述PCI總線中基本概念不正確的句子是( C )。 A PCI總線是一個(gè)與處理器無(wú)關(guān)的高速外圍設(shè)備 B PCI總線的基本傳輸機(jī)制是猝發(fā)式傳送 C PCI設(shè)備一定是主設(shè)備 D 系統(tǒng)中只允許有一條PCI總線 9 CRT的分辨率為1024×1024像素,像素的顏色數(shù)為256,則刷新存儲(chǔ)器的容量為( B )。(北郵的考研題) A 512KB B 1MB C 256KB D 2MB 10 為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場(chǎng)信息最有效的辦法是采用( B )。 A 通用寄存器 B 堆棧 C 存儲(chǔ)器 D 外存 11 特權(quán)指令是由( C )執(zhí)行的機(jī)器指令。 A 中斷程序 B 用戶(hù)程序 C 操作系統(tǒng)核心程序 D I/O程序 12 虛擬存儲(chǔ)技術(shù)主要解決存儲(chǔ)器的( B )問(wèn)題。 A 速度 B 擴(kuò)大存儲(chǔ)容量 C 成本 D 前三者兼顧 13 引入多道程序的目的在于( A )。 A 充分利用CPU,減少等待CPU時(shí)間 B 提高實(shí)時(shí)響應(yīng)速度 C 有利于代碼共享,減少主輔存信息交換量 D 充分利用存儲(chǔ)器 14 64位雙核安騰處理機(jī)采用了( B )技術(shù)。 A 流水 B 時(shí)間并行 C 資源重復(fù) D 流水+資源重復(fù) 15 在安騰處理機(jī)中,控制推測(cè)技術(shù)主要用于解決( B )問(wèn)題。 A 中斷服務(wù) B 與取數(shù)指令有關(guān)的控制相關(guān) C 與轉(zhuǎn)移指令有關(guān)的控制相關(guān) D 與存數(shù)指令有關(guān)的控制相關(guān) |
|
來(lái)自: 昵稱(chēng)17145868 > 《信息技術(shù)試題》