ModelSim是工業(yè)界最優(yōu)秀的語(yǔ)言仿真器,它提供最友好的調(diào)試環(huán)境,是作FPGA、ASIC設(shè)計(jì)的RTL級(jí)和門(mén)級(jí)電路仿真的首選。它支持PC和UNIX、LINUX平臺(tái),是單一內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真,編譯仿真速度業(yè)界最快,編譯的代碼與平臺(tái)無(wú)關(guān),便于保護(hù)IP核,具有個(gè)性化的圖形界面和用戶接口,為用戶加快調(diào)試提供強(qiáng)有力的手段。全面支持VHDL和Verilog語(yǔ)言的IEEE 標(biāo)準(zhǔn),以及IEEE VITAL 1076.4-95 標(biāo)準(zhǔn),支持C語(yǔ)言功能調(diào)用, C的模型,基于SWIFT的SmartModel邏輯模型和硬件模型。ModelSim支持RTL仿真,門(mén)級(jí)仿真,時(shí)序仿真: *采用直接編譯結(jié)構(gòu),編譯仿真速度最快; ModelSim用戶界面: ModelSim Dataflow窗口: QuestaSim是第一個(gè)基于標(biāo)準(zhǔn)的單核驗(yàn)證引擎,集成了一個(gè)HDL模擬器,一個(gè)約束求解器,一個(gè)判斷引擎,功能覆蓋,以及一個(gè)通用的用戶界面。 主要特點(diǎn): *內(nèi)建單內(nèi)核仿真器支持SystemVerilog、verilog、VHDL、PSL以及SystemC。 *內(nèi)建約束解釋器支持Constrained-random激勵(lì)生成,以實(shí)現(xiàn)Testbench-Automation; *支持基于PSL,SystemVerilog語(yǔ)言斷言的功能驗(yàn)證,支持業(yè)界最著名的0-in Checkware 斷言庫(kù)功能驗(yàn)證 *集成化支持功能覆蓋率檢查與分析 *高性能的RTL和Gate-level仿真速度 *支持用SystemVerilog和SystemC實(shí)現(xiàn)高層次testbench設(shè)計(jì)與調(diào)試 *高性能集成化的混合語(yǔ)言調(diào)試環(huán)境加速對(duì)混合驗(yàn)證語(yǔ)言;(SystemVerilog,SystemC,PSL,VHDL,Verilog)的交叉調(diào)試與分析 *基于標(biāo)準(zhǔn)的解決方案能支持所有的流程,便于保護(hù)驗(yàn)證上的投資 *提供最高性價(jià)比的功能驗(yàn)證解決方案 QuestaSim Coverage檢查: |
|