開短路測試(openshort)
開短路測試(open_short_test)又叫continuity test 或contact test,它是一種非??焖侔l(fā)現(xiàn)芯片的各個引腳間的是否有短路,及在芯片封裝時是否missing bond wires.通常都會被放測試程序的最前面.它還能發(fā)現(xiàn)測試時接觸是否良好,探針卡或測試座是否有問題. x-D t b%}:j
開短路測試的測試原理比較簡單,分open_short_to_VDD 測試和open_short_to_VSS測試.一般來說芯片的每個引角都有泄放或說保護電路,是兩個首尾相接的二極管,一端接VDD,一端接VSS。信號是從兩個二極管的接點進(jìn)來.測試時,先把芯片的VDD引腳接0伏(或接地),再給每個芯片引腳供給一個100uA到500uA從測試機到芯片的電流,電流會經(jīng)上端二極管流向VDD(0伏),然后測引腳的電壓,正常的值應(yīng)該是一個二極管的偏差電壓0.7伏左右,我們一般設(shè)上限為1.5伏,下限為0.2伏,大于1.5伏判斷為openfail,小于0.2伏判斷為shortfail.這就是open_short_to_VDD測試. M c9g2s x }#e K F v:B,v P4W/o.J open_short_to_VSS測試的原理基本相同.同樣把先VDD接0伏,然后再給一個芯片到測試的電流,電流由VSS經(jīng)下端二級管流向測試機.然后測引腳的電壓,同樣正常的值應(yīng)該是一個二極管的偏差電壓0.7伏左右,只是電壓方向相反,上限還是為1.5伏,下限為0.2伏,大于1.5伏判斷為openfail,小于0.2伏判斷為shortfail.這就是open_short_to_VSS測試. G+{ zS Z g 5u w s V r)^ y數(shù)字,集成電路,IC,FAQ,Design compiler,數(shù)字信號處理,濾波器,DSP,VCS,NC,coverage,覆蓋率,modelsim,unix,c,verilog,hdl,VHDL,IP,STA,vera,驗證,primetime,FIFO,SDRAM,SRAM,IIR,FIR,DPLL所以對測試機里的測試器件來說,只要能給電流測電壓的器件都能做開短路測試.只是精度有差異,效率有高低.
|