日韩黑丝制服一区视频播放|日韩欧美人妻丝袜视频在线观看|九九影院一级蜜桃|亚洲中文在线导航|青草草视频在线观看|婷婷五月色伊人网站|日本一区二区在线|国产AV一二三四区毛片|正在播放久草视频|亚洲色图精品一区

分享

數(shù)字電路常見電平標(biāo)準(zhǔn)

 昵稱1273876 2010-04-22

TTL          ——       Transistor-Transistor Logic
LVTTL        ——       Low Voltage TTL
CMOS         ——       Complementary metal-oxide-semiconductor
LVCMOS       ——       Low Voltage CMOS
ECL          ——       Emitter Coupled Logic
PECL         ——       PECL
Pseudo/Positive ECL
LVPECL       ——       Low Voltage PECL
LVDS         ——       Low Voltage Differential Signaling
BLVDS        ——       Bus Low Voltage Differential Signaling
HSTL         ——       High Speed Transceiver Logic
SSTL         ——       Stub Series Terminated Logic
,殘余連續(xù)終結(jié)邏輯電路

1. TTL
Transistor-Transistor Logic 三極管結(jié)構(gòu)。

VCC
5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V
因?yàn)?/span>2.4V5V之間還有很大空閑,對改善噪聲容限并沒什么好處,又會(huì)白白增大系統(tǒng)功耗,還會(huì)影響速度。在低速且對功耗無要求的系統(tǒng)中使用。

2. LVTTL
,又分3.3V、2.5V以及更低電壓的LVTTL(Low Voltage TTL)。目前比較常用,多用在處理器等高速芯片。
3.3V LVTTL

VCC
3.3V;VOH>=2.4V;VOL<=0.4VVIH>=2V;VIL<=0.8V。
2.5V LVTTL

VCC
2.5V;VOH>=2.0VVOL<=0.2V;VIH>=1.7VVIL<=0.7V。
TTL
使用注意:TTL電平一般過沖都會(huì)比較嚴(yán)重,可以在始端串22歐或33歐電阻;TTL電平輸入腳懸空時(shí)是內(nèi)部認(rèn)為是高電平。要下拉的話應(yīng)用1k以下電阻下拉。TTL輸出不能驅(qū)動(dòng)CMOS輸入。

3. CMOS
Complementary Metal Oxide Semiconductor PMOS+NMOS。
VCC
5VVOH>=4.45V;VOL<=0.5VVIH>=3.5V;VIL<=1.5V。
相對TTL有了更大的噪聲容限,輸入阻抗遠(yuǎn)大于TTL輸入阻抗。對應(yīng)3.3V LVTTL,出現(xiàn)了LVCMOS,可以與3.3VLVTTL直接相互驅(qū)動(dòng)。

4. LVCMOS
3.3V LVCMOS

VCC
3.3VVOH>=3.2V;VOL<=0.1VVIH>=2.0V;VIL<=0.7V
2.5V LVCMOS

VCC
2.5V;VOH>=2V;VOL<=0.1VVIH>=1.7V;VIL<=0.7V。
CMOS
使用注意:CMOS結(jié)構(gòu)內(nèi)部寄生有可控硅結(jié)構(gòu),當(dāng)輸入或輸入管腳高于VCC一定值(比如一些芯片是0.7V)時(shí),電流足夠大的話,可能引起閂鎖效應(yīng),導(dǎo)致芯片的燒毀。

5. ECL
Emitter Coupled Logic 發(fā)射極耦合邏輯電路(差分結(jié)構(gòu))
VCC=0V
;VEE-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24VVIL=-1.36V。
速度快,驅(qū)動(dòng)能力強(qiáng),噪聲小,很容易達(dá)到幾百M的應(yīng)用。但是功耗大,需要負(fù)電源。為簡化電源,出現(xiàn)了PECL(ECL結(jié)構(gòu),改用正電壓供電)LVPECL

6. PECL
Pseudo/Positive ECL
VCC=5V
;VOH=4.12V;VOL=3.28VVIH=3.78V;VIL=3.64V

7. LVPELC
Low Voltage PECL
VCC=3.3V
;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V
ECL
PECL、LVPECL使用注意:不同電平不能直接驅(qū)動(dòng)。中間可用交流耦合、電阻網(wǎng)絡(luò)或?qū)S眯酒M(jìn)行轉(zhuǎn)換。以上三種均為射隨輸出結(jié)構(gòu),必須有電阻拉到一個(gè)直流偏置電壓。(如多用于時(shí)鐘的LVPECL:直流匹配時(shí)用130歐上拉,同時(shí)用82歐下拉;交流匹配時(shí)用82歐上拉,同時(shí)用130歐下拉。但兩種方式工作后直流電平都在1.95V左右。)
前面的電平標(biāo)準(zhǔn)擺幅都比較大,為降低電磁輻射,同時(shí)提高開關(guān)速度又推出LVDS電平標(biāo)準(zhǔn)。

8. LVDS
Low Voltage Differential Signaling
差分對輸入輸出,內(nèi)部有一個(gè)恒流源3.5-4mA,在差分線上改變方向來表示01。通過外部的100歐匹配電阻(并在差分線上靠近接收端)轉(zhuǎn)換為±350mV的差分電平。
LVDS
使用注意:可以達(dá)到600M以上,PCB要求較高,差分線要求嚴(yán)格等長,差最好不超過10mil(0.25mm)。100歐電阻離接收端距離不能超過500mil,最好控制在300mil以內(nèi)。

9. BLVDS
是在LVDS 基礎(chǔ)上面發(fā)展起來的,總線 LVDS (BLVDS) 是基于 LVDS 技術(shù)的總線接口電路的一個(gè)新系列,專門用于實(shí)現(xiàn)多點(diǎn)電纜或背板應(yīng)用。它不同于標(biāo)準(zhǔn)的 LVDS,提供增強(qiáng)的驅(qū)動(dòng)電流,以處理多點(diǎn)應(yīng)用中所需的雙重傳輸。
BLVDS
具備大約 250mV 的低壓差分信號(hào)以及快速的過渡時(shí)間。這可以讓產(chǎn)品達(dá)到自 100 Mbps 至超過 1Gbps 的高數(shù)據(jù)傳輸速率。此外,低電壓擺幅可以降低功耗和噪聲至最小化。差分?jǐn)?shù)據(jù)傳輸配置提供有源總線的 +/-1V 共模范圍和熱插拔器件。
BLVDS
產(chǎn)品有兩種類型,可以為所有總線配置提供最優(yōu)化的接口器件。兩個(gè)系列分別是線路驅(qū)動(dòng)器和接收器和串行器/解串器芯片組。
BLVDS
可以解決高速總線設(shè)計(jì)中面臨的許多挑戰(zhàn)。 BLVDS 無需特殊的終端上拉軌。它無需有源終端器件,利用常見的供電軌(3.3V 5V),采用簡單的終端配置,使接口器件的功耗最小化,產(chǎn)生很少的噪聲,支持業(yè)務(wù)卡熱插拔和以 100 Mbps 的速率驅(qū)動(dòng)重載多點(diǎn)總線。 總線 LVDS 產(chǎn)品為設(shè)計(jì)人員解決高速多點(diǎn)總線接口問題提供了一個(gè)新選擇。

10. HSTL
High Speed Transceiver Logic
是由JEDECJoint Electron Device Engineering Council,屬于電子工業(yè)協(xié)會(huì)EIA)在1995年正式制定的一種電路邏輯標(biāo)準(zhǔn)。
HSTL
是一種技術(shù)獨(dú)立的數(shù)字集成電路接口標(biāo)準(zhǔn),為了實(shí)現(xiàn)電壓擴(kuò)展和技術(shù)獨(dú)立I/O結(jié)構(gòu)而開發(fā)的。此標(biāo)準(zhǔn)所要求的I/O結(jié)構(gòu)是差分放大輸入(一個(gè)輸入內(nèi)部關(guān)聯(lián)成一個(gè)用戶提供的輸入?yún)⒖茧妷?,此電壓用于單端輸入)和使?/span>Vcco的輸出。所謂技術(shù)獨(dú)立,實(shí)際上指用來做輸入?yún)⒖己洼敵?/span>Vcco的電壓,與器件本身的供電電壓不同。
HSTL
主要用于QDR存儲(chǔ)器:一般有V&not;CCIO=1.8VV&not;&not;CCIO=1.5V。和上面的GTL相似,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平(VCCIO/2),另一端接輸入信號(hào)。對參考電平要求比較高(1%精度)。

11. SSTL
Stub Series Terminated Logic,殘余連續(xù)終結(jié)邏輯電路
SSTL
接口標(biāo)準(zhǔn)也是JEDEC所認(rèn)可的標(biāo)準(zhǔn)之一。該標(biāo)準(zhǔn)專門針對高速內(nèi)存(特別是SDRAM)接口。SSTL規(guī)定了開關(guān)特點(diǎn)和特殊的端接方案,它可獲得高達(dá)200MHz的工作頻率。
SSTL
接口標(biāo)準(zhǔn)將是下一代高速內(nèi)存接口的首選。目前,存在兩種SSTL的標(biāo)準(zhǔn)。SSTL_33.3V標(biāo)準(zhǔn);SSTL_22.5V標(biāo)準(zhǔn)。針對這兩個(gè)標(biāo)準(zhǔn),JEDEC根據(jù)輸出緩沖器的特點(diǎn)定義出多個(gè)不同的等級(I級和II級最受歡迎)。
SSTL_2/3 I/O
標(biāo)準(zhǔn)的主要應(yīng)用是與SDRAM接口。高端服務(wù)器、膝上計(jì)算機(jī)以及各種網(wǎng)絡(luò)產(chǎn)品,如ATM交換機(jī)、IP路由器/交換機(jī)和幀中繼接口等,均需要使用板上SDRAM。當(dāng)使用的是高速SDRAM時(shí),就可選擇SSTL接口標(biāo)準(zhǔn)。
主要用于DDR存儲(chǔ)器。和HSTL基本相同。V&not;&not;CCIO=2.5V,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平1.25V,另一端接輸入信號(hào)。對參考電平要求比較高(1%精度)
HSTL
SSTL大多用在300M以下。

12.
其它
CML
:是內(nèi)部做好匹配的一種電路,不需再進(jìn)行匹配。三極管結(jié)構(gòu),也是差分線,速度能達(dá)到3G以上。只能點(diǎn)對點(diǎn)傳輸。
GTL
:類似CMOS的一種結(jié)構(gòu),輸入為比較器結(jié)構(gòu),比較器一端接參考電平,另一端接輸入信號(hào)。1.2V電源供電。
VCC=1.2V
;VOH>=1.1VVOL<=0.4V;VIH>=0.85V;VIL<=0.75V
PGTL/GTL+

VCC=1.5V
;VOH>=1.4V;VOL<=0.46V;VIH>=1.2VVIL<=0.8V

    本站是提供個(gè)人知識(shí)管理的網(wǎng)絡(luò)存儲(chǔ)空間,所有內(nèi)容均由用戶發(fā)布,不代表本站觀點(diǎn)。請注意甄別內(nèi)容中的聯(lián)系方式、誘導(dǎo)購買等信息,謹(jǐn)防詐騙。如發(fā)現(xiàn)有害或侵權(quán)內(nèi)容,請點(diǎn)擊一鍵舉報(bào)。
    轉(zhuǎn)藏 分享 獻(xiàn)花(0

    0條評論

    發(fā)表

    請遵守用戶 評論公約

    類似文章 更多